《數(shù)字電路與邏輯設(shè)計(808)》考試大綱

命題方式 招生單位自命題 科目類別 初試

滿分 150

考試性質(zhì)

考試方式和考試時間

試卷結(jié)構(gòu)

考試內(nèi)容和要求

(一)基本要求

1.掌握二進制、八進制、十進制、十六進制及其轉(zhuǎn)換方法,掌握常用編碼及其表示十進制數(shù)的方法,掌握邏輯代數(shù)的邏輯運算、公式和規(guī)則,掌握邏輯函數(shù)及其表示方法,掌握邏輯函數(shù)的化簡方法;

2.掌握TTL、CMOS邏輯門的邏輯功能、電氣特性、應(yīng)用和使用注意事項;

3.掌握組合邏輯電路的特點,掌握用傳統(tǒng)方法分析和設(shè)計組合邏輯電路,重點掌握常見中規(guī)模組合邏輯器件(MSI)(譯碼器、數(shù)據(jù)選擇器、運算電路)的邏輯功能和應(yīng)用,了解組合邏輯電路中的冒險現(xiàn)象;

4.掌握觸發(fā)器的分類和邏輯功能,重點掌握主從型、邊沿型觸發(fā)器的特點和應(yīng)用;

5.掌握時序邏輯電路的特點,掌握時序邏輯電路的分析方法和設(shè)計方法,重點掌握常見中規(guī)模時序邏輯器件(MSI)(CT74160、CT74161、CT74163、CT7490、CT74194)的邏輯功能和用SSI、MSI器件構(gòu)成任意模值計數(shù)分頻器的方法;

6.熟悉半導(dǎo)體存儲器(SAM、ROM 、RAM)的結(jié)構(gòu)特點、工作原理和擴展方法,掌握ROM 、PROM陣列在組合邏輯設(shè)計中的應(yīng)用;了解可編程邏輯陣列(PLA)實現(xiàn)組合和時序邏輯的方法;

7.掌握脈沖信號和脈沖電路的特點,掌握施密特觸發(fā)器,單穩(wěn)態(tài)觸發(fā)器和多諧振蕩器等脈沖電路的應(yīng)用,掌握用555定時器構(gòu)成的施密特觸發(fā)器,單穩(wěn)態(tài)觸發(fā)器和多諧振蕩器等脈沖電路的工作原理、波形分析及主要參數(shù)的估算。

(二)指定參考書:

《數(shù)字電路與邏輯設(shè)計》,鄒虹等編,人民郵電出版社,2008。